DCXO pnoise sim frågor

T

truly1982

Guest
Hej,

Här är en Pnoise simulering testbench används i DCXO design.

I den schematiska, V5 är bias spänning (0.5V),
i vilken enhet (mn_lmt) drift punkt.Xin är en sinusvåg ingång med amplituden för 1mV eftersom amplituden är så liten, drift med mn_lmt ändras inte.V4 sätter VDS av mn_lmt att se mn_lmt verk i mättnad.

analysen är:
pss1 PSS fond = 26 m tstab = 60n skadar = 50 maxstep = 50p outputtype = alla
Tstabmethod = gear2only maxperiods = 99 errpreset = konservativ

pmj_lmt (vlmt 0) pnoise start = 1 stop = 13M december = 5
noisetype = källor spara = alla relharmnum = 1 maxsideband = 2
saveallsidebands = yes

tomten är gate induced buller från mn_lmt i olika sidebands.
i sideband "0", den lila kurvan (HIGH PASS) är rimligt, eftersom bara se gate induced buller vid hög frekvens.
Men den sideband "1" och "2", som är röda och gröna kurvan blir lågpass, mycket mer gate induced buller samlats vid låg frekv, vilket är obegripligt.<img src="http://images.elektroda.net/62_1235489150_thumb.jpg" border="0" alt=""/>

<img src="http://images.elektroda.net/63_1235495895_thumb.jpg" border="0" alt=""/> Kan ändå förklara det?

Uppskattar om er hjälp,
Niklas.Ledsen, men du måste logga in för att kunna se denna anslutningskrav

 

Welcome to EDABoard.com

Sponsor

Back
Top