Fråga om DC källa byte

S

swanann2000

Guest
Hej alla!

Jag vill växla mellan två DC källor (24V-36V).Dessa källor kan leverera en mycket hög ström (0,5 A):------
24 Vdc o-|-o \ |
| \ |
| O-|-o-utgång (max 0.5A)
| |
36 Vdc o-|-o |
------
|
|
------
| |
| UC |
| |
------

Syftet med detta cirucit är att överlämna ett lågt baudtalet seriell kommunikation
signal (~ 10 KBaud) under en matarledningen:V (t) |
| (Serial data)
36V - | - --- ---
| | | | | | |
24V -|---- - --- ----------- (DC)
|
|
|
|
-------------------------------------> Temne

Jag
har försökt ett mycket enkelt växla med en NPN
och en PNP plus några motstånd och en
diod, men resultatet har inte varit som förväntat, och effektiviteten är ganska låg.
Dessutom en 1 kohm last motstånd behövs för att öka byta ti -
mig (från 36V till 24).
Jag skulle föredra att limitate utsläppen av kretsen, det vill säga byte
får inte stråla för mycket.
Alla kan hjälpa mig?Alla förslag är välkomna

Tack på förhand!

 
Du skulle vara bättre att använda en frekvens division multipex systemet.Vid varje slut delade linjen till hög och låg frekvens utgångar.(Induktortyp till makten sökväg och kondensator med signal väg.) Använd FSK på en VCO på den sändande änden och en PLL på mottagarsidan för uppgifterna.

 
Tack UPPBLÅST för dig svaret!

Jag vill inte ha / behöver en FSK-modulering (detta skulle komplicera min design), faktiskt, min design suports denna låga baud hastighet (9600).Jag tänkte i en MOSFET conmutation med några andra för kretsen att minska de byter buller.

Vad menar du med detta?

Tack så mycket!

 
Vad sägs om att en tillsynsmyndighet på lasten syfte att eliminera brus.Använd sedan en rad zener och en FET att korta den.Detta kommer att ge er två spänningsnivåer.Sen vid belastning slutförbrukning en spänning delningslisten att få nivåer ner och sedan lägga den till en jämförelseperson.

 
Tack så mycket UPPBLÅST ,,!!!!!!

Men hur kan den schematiska för att byta källa?
Faktiskt i slutet belastning, som ni säger, jag ställde en TRT som jämförelseperson att läsa transmition ...

mycket tack!

 
Bilagan är ett sätt att göra din verksamhet.
Ledsen, men du måste logga in för att kunna se denna anslutningskrav

 
Hej UPPBLÅST!

Tack för den schematiska!

Min design är som din, med hjälp av npn & PNP bipolär transistor, men bytet leder till en hel del buller i utstrålad EMI, och det krävs en last i rad.
Jag tänkte att genomföra det med ström mosfets att minska EMI (eller en ressonant krets )....Jag vet inte ....

Tack!

 
Här är andra alternativ.

Kör en andra tråd för signalering.

Sakta ner bytet genom att sätta en kondensator i bas-utsläppare terminaler av två transistorer.

Sätt en rad motstånd och shunt kondensator vid ingången av tillsynsmyndigheten.

 
Jag antar att du inte gillar det alternativet av MOSFET.

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Le" border="0" />Vet du var jag kan hitta topologin av mönstret?

Tack så mycket!

 

Welcome to EDABoard.com

Sponsor

Back
Top