Digitala oscilloskop Project

Z

ze_dib

Guest
Hej

Jag undersöker möjligheterna att göra ett digitalt oscilloskop för PC, med ombord RAM memorera prover.

Jag har flera frågor:
=> Vilken buss är det lättare att använda (hård och förare för Linux / Windows): PCI, USB eller IEEE1394
=> Jag dock om hur du använder många låg hastighet ADC (cheapier) för att nå provtagningsfrekvensen Jag skulle vilja använda, är det ett bra sätt att göra detta.

Vilka FPGA skulle vara det mest lämpade för detta projekt SpartanII eller APEX20k

TOTO2001

 
Tack ett parti för dem användbara länkar

Jag tror att den andra är i närheten av vad
jag vill design.

Jag
vill hellre använda PC SDRAM minne för att tillåta lagring av prover, billig lösning med en FPGA.

Toto2001

 
hi TOTO
leta efter "temne interfolierade provtagning" eller "interfolierade provtagning adc" på google

Theres en app anteckning om detta ämne på Maxim hemsida
http://www.maxim-ic.com/appnotes.cfm/appnote_number/384

men kanske detta inte är den bästa metoden för hobby ändamål
Maxim skrev:

Tyvärr har detta synsätt är komplex och innebär extra kostnad en lång kalibrering och matematisk analys.
 
Tack för tillämpningen notering.

Det
är nästan det jag tänkte på.

Kan en FPGA anta klockan för ADC provtagning, jag menar tror du att vara nervös på Clock signal skulle vara godtagbar för en sådan sak

Tack för anwers

<img src="images/smiles/icon_smile.gif" alt="Le" border="0" />
 
Denna länk kan vara användbar:

http://www.mccord.plus.com/FYP/final_report.htm

(Genomförande av en billig PC-baserad quad kanal i realtid / lagring oscilloskop).

 
I själva verket I'not verkligen letar efter en billig oscilloskop,

Det är snarare en hög hastighet oscilloskop till lägre kostnad, baserad på FPGA för att gör konfigurerbara provtagning och filtrering frekvens, konfigurerbara prov bredd och antal prover.Jag är särskilt intresserad av möjligheten att göra hårdvara digital bearbetning före lagring.

Jag planerar också att använda PC minne för att sänka kostnaderna för datalagring.

Jag förstår inte vilka Höghastighetsinfrastruktur st buss (PCI, USB och FireWire) är easist att genomföra (med ett chip eller FPGA) och cheapier.

Här är det

Toto2001

 
toto2001 skrev:

I själva verket I'not verkligen letar efter en billig oscilloskop,Det är snarare en hög hastighet oscilloskop till lägre kostnad, baserad på FPGA för att gör konfigurerbara provtagning och filtrering frekvens, konfigurerbara prov bredd och antal prover.
Jag är särskilt intresserad av möjligheten att göra hårdvara digital bearbetning före lagring.Jag planerar också att använda PC minne för att sänka kostnaderna för datalagring.Jag förstår inte vilka Höghastighetsinfrastruktur st buss (PCI, USB och FireWire) är easist att genomföra (med ett chip eller FPGA) och cheapier.Här är detToto2001
 
Den AD9283BRS-100 är en AD-omvandlaren i $ 6 sortiment, gratisprover.

8-bitars, 50 MSPS/80 MSPS/100 MSPS ADC

 
Tack för alla dessa goda råd.

Jag hade nu en bättre uppfattning om vad som kommer att vara i projektet.

I mitt flirts åtanke Jag letade efter PCI, men rörligheten är ett argument jag inte tänka på.

USB 2/1.1 verkar ett beter val i den meningen att den tillåter att kontakten på en PC, en mac ...
Det kommer bara ta lite längre tid att ställa in filter parameter och för att säkerhetskopiera alla data till datorn, men det kan vara lättare att göra också!

Om folk är intresserade av att delta i det, de är välkomna

TOTO2001

 
http://alternatezone.com/electronics/dsoamk3.htm

UTGÅVA 97
Augusti 1998
Tema: debugging METODER

Task Manager Nästan Made 100, Ken Davidson, 2.
Reader I / O, 6.
New Product News, 8.
Bitscope A Mixed-Signal Capture Engine genom Norman Jackson, 12.
http://www.circuitcellar.com/library/toc.asp

 
http://www.vitrum.cz/snail/bitscope.htm
http://www.vitrum.cz/snail/products.htm # BITSCOPE

eller ftp.circuitcellar.com 21 Anonyymoue \ ftp.circuitcellar.com \ Circuit_Cellar \ 1988 \ Issue_5
ftp.circuitcellar.com \ Circuit_Cellar \ 1992 \ Issue_25
ftp.circuitcellar.com \ Circuit_Cellar \ 1998 \ Issue_97

 
Du kan också ta en titt på följande länk

http://www.johann-glaser.at/projects/DSO/

Goliat

 
Jag tror att bussen av dina valde bör i huvudsak bestäms av din samplingsfrekvens.Vilken är den högsta kurs som du vill provet?Och du kan gå därifrån?Bara bar i åtanke att ditt samplingsfrekvensen bör vara minst 2,5 gånger mer och dessutom bör du se till att din provtagning inte varierar.Du vill inte vara delaktiga i ett varierande provtagningssystem orsaka det är alltför komplicerat att hantera så ofta om du vill se till att du kanske vill ha någon form av en buffert mekanismen mellan din dator och din styrelse.

Njuta av,
RF_Router

 
Om du inte behöver djupa minne, bara generera två video baggar
att lagra PAL eller NTSC bilden och fylla minnet med de grafiska
som du vill visa.(räckvidd diagrammet) och generera standart
videosignalen med dessa uppgifter.Det är användbart om du inte vill använda
en dator med din oscilloskop ....

 
Goliat skrev:

Du kan också ta en titt på följande länkhttp://www.johann-glaser.at/projects/DSO/Goliat
 
Det finns ett fel i denna schematiska: http://www.johann-glaser.at/projects/DSO/schematic/MainSchematic.png

IIC pull up motstånd vid SDA och SCL skall anslutas till 3.3V och 5V som visas i nedre vänstra hörnet av den schematiska.Båda AN2131
och EEPROM är 3.3V typer.

 
Citat:

Du kan också ta en titt på följande länkhttp://www.johann-glaser.at/projects/DSO/Goliat
 
även läsa www.fpga4fun.com, den här killen har gjort ett DSO med hjälp av en FPGA, han gör en handledning om hur han gjorde det tillsammans med alla Verilog-kod ...

En

 

Welcome to EDABoard.com

Sponsor

Back
Top