Help: 32k oscillator startproblemet

S

sm

Guest
Hej alla,
Det
är ett 32k kristall oscillator med öppna drain utgång.

1> när 10K pullup motstånd lades om pullup VDD> 3v, kan det inte starten av VPP för x1, x2 är nästan 0V produktionen ett slumpmässigt vågen.
2> när pullup VDD <3v, det kan startas.
3> när bort pullup motstånd R1, OSC kan start omedelbart.då lägger jag till R1 tillbaka OSC fortfarande.
4> när klockan produktionen sattes till annan frekvens, t.ex. 16K, 8K, det OSC kan startas.

denna oscillator användes i mina produkter många gånger, förvärva, netive-res har inga problem.
min fråga är,
varför opendrain produktionen avser oscillator start villkor?
om stora växlar buller från 80/0.7 nch kan förhindra OSC start, hur fungerar det?någon threory kan hjälpa mig?

Tack så mycket!
Ledsen, men du måste logga in för att kunna se denna anslutningskrav

 
Prova ett hundratals kOhm motstånd mellan förstärkare produktionen och resten av kretsen.

 
Förstärkaren måste vara i linjära regionen för att starta svängning.Förmodligen du använder en inverter gate.I så fall, ett motstånd mellan X1 och X2 behövs (10K till 1Mohm om det är en CMOS).
När du öppnar drain, bufferten ser en annan last, och förstärkaren också.Förmodligen denna störning är ansvarig för starta.

Hälsningar

Z

 
du behöver helt enkelt en 10uh kvävas och en frikoppling locket på vdd järnväg till bufferten och amp stadier ersätta 10k motstånd med en paxilon peg och vind 10 T ,28 mm dia ecw 1.2mm dia RF använder motstånd som en spole och denna har effekten av en dampener om systemet som rf purjolök bort slumpmässigt
äntligen klämma den med en zener på 5,1 v innan choke och cap

en ferrit beed
isnt good enought för hög utgångseffekt pp volt

det beror vilken typ av motstånd som du använde här
ett 10k motstånd är inte bara att

Jag tycker bättre att placera en 1MR till marken från gate
en drain motstånd 22R

Jag anser att detta görs för analog utrustning
men varför FET
Men den gemensamma jordbrukspolitiken och spole gör det startar varje gång
stället också en avkopplingskondensator ~ 10nf innan choke
ahhh jag ser 32kHz LOL mer som 150uH Choken du behöver
55T ,38 mm dia ecw på en 3 mm tidigare
eller youll få dålig voltas från det
Detta är en timebase jag känner och en dålig utformning av långt
den FET har problem med och drar för mycket input volt, eftersom det inte har någon negativ bias
vad du egentligen behöver göra mest
är par en spektrumanalysator för att produktionen av bufferten och se vad peeks du få
min känsla är lasten avlägsnas motstånd ökar buffert själv oscilate

youll få många övertoner på konstiga frekvenser
som du inte har några choke och frikoppling alls
till så låga frekvenser som det är verkligen viktigt

 
jasmin_123 skrev:

Prova ett hundratals kOhm motstånd mellan förstärkare produktionen och resten av kretsen.
 
ja

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />du behöver en choke på spänningsmatning till FET slutlig buffert amp
eller rf från kristallen kommer läcka på den vägen
innan Choken (spänning input slutet) bör ha en frikoppling cap kondensator
om du vill behålla rf i rf väg
och inte i din psu sedan lägga till dessa delar

 
Kan du lägga upp information om kretsen och komponenter som används?då kan jag prova ditt problem.Det låter mycket märkligt, eftersom teorin gång du använder en buffert mellan oscillatorer och utdata skede ingenting från produktionen kan effekten av OSC.

nguyennam

 
ok, här är detaljerna img
Ledsen, men du måste logga in för att kunna se denna anslutningskrav

 

Welcome to EDABoard.com

Sponsor

Back
Top