Spärr baserad design för ASIC

Hej, kan jag inte se något problem med låset timing. Jag håller med om att det är svår att skriva under men är bara en fråga om design stil. Lås ger stort område och spped fördel över flip flops. Endast de ställer frågan i under DFT (testbarhet av ett chip). Såvitt jag vet Primetime stöd spärren baserad design sedan upplåning Consept jag har sett i det. : D
 
intressant ämne! jag vet, har Ti använt Latch-baserade eller LSSD logik stil under hela sin egen DSP (en gammal typ). Jag vet inte hur de gör nu. IBM, ett annat exempel, ger de ändå LSSD tjänsten stil design, men i steg logisk syntes, designer endast använda pseudo-cell,, vanlig FF i fysikalisk syntes och DFT skede kommer vipporna att ersättas av motsvarande LSSD celler.
 
Absolut möjligt, men utvecklingen tid och timing analys kommer att vara svårt. Ytterligare u kan inte infoga DFT i den. Det kommer att vara helt untestable. Sumit
 

Welcome to EDABoard.com

Sponsor

Back
Top